

مهلت تحویل ساعت ۲۴ روز جمعه اول اردیبهشت

حل تمرین چهار

## به موارد زیر توجه کنید:

- ۱- حتما نام و شماره دانشجویی خود را روی پاسخنامه بنویسید.
- ۲- کل پاسخ تمرینات را در قالب یک فایل pdf با شماره دانشجویی خود نام گذاری کرده در سامانه CW بار گذاری کنید.
  - ۳- این تمرین ۶۰ نمره دارد که معادل ۶٫۰ نمره از نمره کلی درس است.
  - ۴- در صورت مشاهده هر گونه مشابهت نامتعارف هر دو (یا چند) نفر کل نمره این تمرین را از دست خواهند داد.

دیاگرام مسیر داده و کنترل پردازنده MIPS را در شکل ۱ مشاهده می کنید. عملیات کنترل در این شکل توسط تعدادی سیگنال کنترلی انجام می شود که در جدولهای ۱ و ۲ آمده است. درباره این شکل و جدولهای مرتبط با آن، به سوالات زیر پاسخ دهید.

۱- (۱ نمره) توجه دارید که جدول ۲ سیگنال سیگنال(های) کنترلی موردنیاز برای پیادهسازی دستور j را ندارد. این جدول را طوری کامل کنید که این سیگنال(های) کنترلی را نیز تولید کند.

پاسخ: سیگنالی که در سیگنال کنترلی که در جدول ۲ نیامده است، سیگنال jump است. بنابراین سطر و ستون زیر باید به آن جدول اضافه شود.

| Input or Output | Signal Name | R-format | 1w | SW | beq | j |
|-----------------|-------------|----------|----|----|-----|---|
|                 | Op5         | 0        | 1  | 1  | 0   | 0 |
|                 | Op4         | 0        | 0  | 0  | 0   | 0 |
| Immuto          | Op3         | 0        | 0  | 1  | 0   | 0 |
| Inputs          | Op2         | 0        | 0  | 0  | 1   | 0 |
|                 | Op1         | 0        | 1  | 1  | 0   | 1 |
|                 | Op0         | 0        | 1  | 1  | 0   | 0 |
|                 | RegDst      | 1        | 0  | X  | X   | X |
|                 | ALUSrc      | 0        | 1  | 1  | 0   | X |
|                 | MemtoReg    | 0        | 1  | X  | X   | X |
|                 | RegWrite    | 1        | 1  | 0  | 0   | 0 |
| Outmuts         | MemRead     | 0        | 1  | 0  | 0   | 0 |
| Outputs         | MemWrite    | 0        | 0  | 1  | 0   | 0 |
|                 | Branch      | 0        | 0  | 0  | 1   | X |
|                 | ALUOp1      | 1        | 0  | 0  | 0   | X |
|                 | ALUOp2      | 0        | 0  | 0  | 1   | X |
|                 | Jump        | 0        | 0  | 0  | 0   | 1 |

۲- (۵ نمره) زمان تاخیر هر یک از بلوکهای شکل ۱ در جدول زیر آمده است.

| I-Mem | Add   | Mux  | ALU   | Regs  | <b>D-Mem</b> | Sign-extend | Shift-left-2 |
|-------|-------|------|-------|-------|--------------|-------------|--------------|
| 400ps | 100ps | 30ps | 120ps | 200ps | 350ps        | 20ps        | 2ps          |

الف- اگر فرض کنیم تنها کاری که انتظار داریم این پردازنده انجام دهد واکشی دستورات متوالی باشد، حداقل هر چرخه ساعت چقدر باید باشد؟

- ب- فرض کنید پردازنده فقط دستور پرش <u>غیرشرطی</u> نسبت به مقدار فعلی PC Relative) و اجرا می کند. حداقل هر چرخه ساعت چقدر باید باشد؟
- ج- این بار فرض کنید پردازنده فقط دستور پرش شرطی نسبت به مقدار فعلی PC را اجرا می کند، برای مثال دستور beq. در این صورت حداقل هر چرخه ساعت چقدر باید باشد؟

## پاسخ:

الف- در این صورت به بلوکهای I-Mem و Add نیاز داریم که همزمان کار میکنند، بنابراین هر چرخه ساعت باید به اندازه ماگزیمم این دو زمان باشد که یعنی ۴۰۰ پیکوثانیه.

Shift- ،Sign-extend برای واکشی و بلوکهای I-Mem برای واکشی و بلوکهای اجرای دستورات پرش غیرشرطی به بلوک الصلاح الصلاح و الصلاح برای محاسبهٔ مقدار اضافه شده به PC و سپس به بلوکهای Add و Mux برای به روزرسانی PC نیاز داریم. البته به یک بلوک Add هم برای افزایش  $\mathfrak{P}$  واحد به مقدار فعلی PC نیاز داریم که همزمان با سه بلوک اول عمل می کند. در مجموع، حداقل چرخهٔ ساعت این طور محاسبه می شود:

400 + (20 + 2) + (100 + 30) = 552ps

ج- در اجرای دستور پرش شرطی، پس از واکشی (بلوک I-Mem)، دو مسیر موازی داریم که یکی شامل بلوکهای Shift-left-2 ،Sign-extend و ALU است و دیگری مسیری برای برآورد شرط شامل Regs است و پس از آن به یک بلوک Mux ،Regs نیاز داریم. بنابراین چرخهٔ ساعت این طور محاسبه می شود:

400 + max(20 + 2 + 100, 200 + 30 + 120) + 30 = 400 + 350 + 30 = 780ps

۳– (۱۰ نمره) فرض کنید دو دستور زیر در حافظه دستورالعمل پردازندهٔ شکل ۱ قرار دارد و PC به دستور اول اشاره می کند.

| Address    | Instruction |
|------------|-------------|
| 0x00400008 | 0x8e090000  |
| 0x0040000C | 0x1120fffc  |

الف- هر دو دستور را رمزگشایی (decode) کنید.

ب- مسیر دادهٔ اجرای هر کدام از دو دستور را مشخص کنید.

ج- مقادیر سیگنالهای کنترلی در حین اجرای هر کدام از دو دستور را تعیین کنید.

د- پس از اجرای متوالی این دو دستور مقدار کدامیک از ثباتها تغییر میکند؟ چطور؟

پاسخ:

الف و ج:

| Instruction                     | RegDst | ALUSrc | MemtoReg | RegWrite | MemRead | MemWrite | Branch | ALUOp1-2 |
|---------------------------------|--------|--------|----------|----------|---------|----------|--------|----------|
| 0x8e090000 lw \$t1,0(\$s0)      | 0      | 1      | 1        | 1        | 1       | 0        | 0      | 00       |
| 0x1120fffc beq \$t1,\$0,PC+4-16 | X      | 0      | X        | 0        | 0       | 0        | 1      | 01       |

- دستور اول: از حافظه واکشی میشود. آدرس Rs به فایل ثباتها داده میشود و مقدار آن وارد ALU میشود. + دستور اول: از حافظه واکشی میشود. آدرس Rs به فایل ثباتها داده میشود. خروجی ALU به عنوان + Rt بیت کمارزش دستور وارد بلوک sign-extend میشود و با مقدار Rt جمع میشود. همزمان مقدار PC آدرس به حافظهٔ داده وارد میشود و محتوای خوانده شده بر روی ثبات Rt نوشته میشود. همزمان مقدار + جمع میشود.

دستور دوم: از حافظه واکشی می شود. آدرسهای Rs و Rt به فایل ثباتها داده می شود و مقادیر آنها وارد Rt و Rs می شود. و مقدار خروجی Rt و Rs تعیین می شود. همزمان Rt بیت کمارزش دستور وارد بلوک شده و از هم کم می شوند و مقدار خروجی Rt تعیین می شود. و مقدار خروجی Rt تعیین می شود و در نهایت محتوای Rt می شود و در نهایت محتوای Rt به مقدار Rt و در نهایت معتوای Rt به مقدار Rt و در نهایت معتوای Rt و در نهایت Rt و

د- پس از اجرای متوالی این دو دستور فقط مقدار ثبات \$t1 تغییر می کند.

۴- (۴ نمره) در فرایند ساخت تراشههای سیلیکونی، هر عیب و نقص در موارد اولیه و یا هر گونه خطا در یکی از مراحل تولید می تواند منجر به تحویل مدارهای معیوب شود. یکی از ایرادهای بسیار رایج در تراشهها آن است که سیگنال منتشرشده روی یکی از سیمها بر روی دیگری تاثیر می گذارد. این ایراد را خطای همشنوایی متصل شده (cross- می نامند. ردهٔ خاصی از خطاهای همشنوایی زمانی رخ می دهد که سیگنالی به سیمی متصل شده باشد که مقدار منطقی ثابتی دارد (برای مثال به سیم منبع تغذیه وصل شده باشد). در چنین حالتی خطایی موسوم به خطای سیگنال چسبیده به صفر (stuck-at-1) یا سیگنال چسبیده به یک (stuck-at-1) رخ می دهد و مقدار منطقی سینگال آلوده به این خطا همواره صفر یا یک خواهد بود. در سوالات زیر می خواهیم فرایندی برای آزمایش تراشه پس از خروج از خط تولید به منظور اطمینان از سالم بودن آن طراحی کنیم. فرض کنید در این فرایند محتوای PC، تمام ثباتها، حافظهٔ داده و حافظهٔ دستور با مقادیری پر می شوند. (این مقادیر را می توانید به دلخواه انتخاب کنید) و سپس یک دستور واحد به اجرا درمی آید و در ادامه مقدار PC، حافظه و ثباتها خوانده می شود.

الف- آزمون مناسبی طراحی کنید (یعنی مقادیر مناسب برای PC، حافظهها و ثباتها پیشنهاد دهید) که بتواند خطای چسبیدن به صفر بیت کمارزش خطوط ورودی Write register را تشخیص دهد.

ب- بند الف را برای تشخیص خطای چسبیدن به یک همان بیت تکرار کنید. آیا امکانش هست که با یک آزمون واحد هر دو خطای چسبیده به صفر و چسبیده به یک را تشخیص داد؟ اگر پاسخ مثبت است چگونه و اگر منفی است چرا؟

ج- اگر مطمئن باشیم که سیگنال فوق در تراشهٔ تولید شده خطای چسبیده به یک دارد، آیا کماکان این پردازنده قابل استفاده است؟ برای این که چنین پردازندهای قابل استفاده باشد باید قادر باشیم برنامهای را که بر روی پردازنده معمولی MIPS اجرا می شود، به برنامهای تبدیل کنیم که بر روی پردازنده معیوب هم اجرا شود. شما می توانید فرض کنید که به اندازهٔ کافی حافظهٔ داده و دستور در دسترس هست که بتوانید برنامهٔ موردنظر را طولانی تر کرده و یا داده های اضافه تری را ذخیره نمایید. (راهنمایی: یک پردازندهٔ معیوب زمانی قابل استفاده است که بتوان دستوری را که در اثر خطای حادث شده دیگر کار نمی کند با دنبالهای از دستوراتی که قطعا کار می کنند جایگزین کرد، طوری که برنامه همان نتایج مورد انتظار را بدهد.)

## پاسخ:

الف- برای تست چسبیدن به صفر باید دستوری را اجرا کنیم که نیاز باشد آن بیت به خصوص مقدار یک داشته باشد. بنابراین در این آزمون باید عدد خاصی روی یکی از ثباتهای شماره فرد بنویسیم و بررسی کنیم ببینیم آیا این عدد درست نوشته شده یا خیر. برای مثال می توانیم ابتدا مقدار دو ثبات R2 و R3 را برابر صفر و یک قرار

بدهیم. سپس دستور R3,R2,R2 را اجرا کنیم. اگر بیت کمارزش خطوط ورودی R4 باید صفر میشد. صفر باشد، مقدار R3 یک خواهد ماند، در حالی که اگر این خطا وجود نمیداشت، مقدار R3 باید صفر میشد. برای تست چسبیدن به یک همان بیت، باید روشی مشابه با بند الف به کار بریم، منتها جای ثباتهای زوج و فرد را عوض کنیم. به این ترتیب که مقدار دو ثبات R2 و R3 را برابر یک و صفر قرار میدهیم و دستور add و فرد را عوض کنیم. به این ترتیب که مقدار دو ثبات R2 و R3 را برابر یک و صفر قرار میدهیم و دستور R2,R3,R3 را اجرا کرده و مقدار ثبات R2 را بررسی می کنیم. اگر مقدار آن صفر بود یعنی خطای موردنظر وجود دارد. طبعا این دو تست (بندهای الف و ب) را نمی توانیم با یک آزمون انجام بدهیم چون نمی توانیم همزمان ۰در یک چرخه ساعت) دو مقدار متفاوت روی یک سیم خاص قرار بدهیم.

ج- اگر بدانیم حتما خطای چسبیده به یک در خط کمارزش Write Register وجود دارد، باید برنامهها را طوری بازنویسی کنیم که فقط از ثباتهایی با شماره فرد استفاده کند.

در طراحی پردازندهٔ شکل ۱ فرض این بوده است که قرار است تنها دستورالعملهای slt ،or ،and ،sub ،add و j و beq ،sw j هم به مجموعه و j اجرا شود. در ادامه، میخواهیم چند دستور دیگر از جمله دستورات شیفت را هم به مجموعه دستورات قابل اجرا اضافه کنیم. فرض کنید j کنید j ورودی j بیتی دیگر دارد که تعداد بیت لازم برای شیفت را از این طریق دریافت می کند.

-6 (۱۵ نمره) برای اضافه کردن دستورات -10 و -10 (شیفت منطقی به چپ و راست) چه تغییراتی باید در شکل و جداول بدهیم؟ فعلا فرض کنید -10 قابلیت شیفت منطقی به چپ و راست را دارد و برای فعال کردن این -10 قابلیت باید ALU control Input به ترتیب XXXX و YYYY باشد. توجه کنید این دو دستور از نوع -10 هستند و به شکل زیر استفاده می شوند:

sll/srl rd, rt, shamt

پاسخ: برای اجرای این دو دستور باید مقدار ثبات Rt و مقدار shamt داده شود. چون فرض کردیم ALU داده شود. چون فرض کردیم Rt یک ورودی ۵بیتی جداگانه برای تعیین مقدار شیفت دارد، shamt را مستقیما از بیتهای ۶ تا ۱۰ دستور گرفته و به ALU می و Read data2 هم از طریق Read data2 وارد ALU می شود و نتیجهٔ شیفت هم باید در MemtoReg=0 ،RegWrite=1 ،RegDst=1 ،ALUSrc=0 ،Branch=Jump=0 نوشته شود، بنابراین باید MemRead=MemWrite=0 باشد. از طرفی این دو دستور از نوع R-Type هستند بنابراین ALUOp=10 است ALUOp=10 باید طوری تغییر کند که اگر بیتهای func (بیتهای ۰ تا ۵ دستور) شیفت چپ یا راست و بودند، خروجیهای XXXX و YYYY را تولید کند. بنابراین جدول ۲ تغییری نمی کند، ولی دو ردیف به پایین جدول ۱ اضافه می شود.

ho = sllv و دستور به sllv و دستورات باید در شکل و جداول بدهیم؟ این دو دستور به sllv نمره) برای اضافه کردن دستورات sllv و sllv را به اندازهٔ sllv بیت به صورت منطقی به چپ یا راست شیفت می دهند. sllv sllv

پاسخ: تفاوت این دو دستور با دو دستور سوال ۵ این است که مقدار شیفت در ثبات Rs قرار دارد. برای اجرای این دستور باید در ورودی مقدار شیفت ALU یک مالتی پلکسر قرار بدهیم که از دو جا مقدار می گیرد، از بیتهای

shamt یا از محتوای Rs که از Read data1 قابل دسترس است. و بیت کنترلی که برای تمایز میان این دو ورودی استفاده می Shamt و اگر یک باشد مقدار شیفت از بیتهای shamt و اگر یک باشد مقدار شیفت از ShamtSrc1 می آید. این بیت کنترلی را ALU Control باید تولید کند، چون مقدار آن باید از روی بیتهای func تعیین شود که به واحد Control وارد نمی شود. بنابراین باز هم نیازی به تغییر جدول ۲ نداریم، اما باید دو سطر و یک ستون به جدول ۱ اضافه کنیم.

۷- (۱۰ نمره) برای اضافه کردن دستور lui چه تغییراتی باید در شکل و جداول بدهیم؟ این دستور به شکل زیر استفاده میشود و ۱۶ بیت کمارزش rt را در ۱۶ بیت پرارزش rt قرار میدهد و ۱۶ بیت کمارزش rt را صفر میکند.

## lui rt, imm

پاسخ: در این دستور باید عدد ۱۶ بیتی imm را در ۱۶ بیت پرارزش ثبات Rt قرار بدهیم که معادل این است که این عدد را این دستور باید عده ۱۶ بیتی imm را Rt بنویسیم. پس می توانیم مقدار این عدد را از طریق ایرند دوم به ALU بدهیم و عدد ۱۶ را به ورودی شیفت بدهیم و از طریق ALU Control فرمان شیفت به چپ به ALU بدهیم و از طرفی RegDst را هم برابر یک قرار بدهیم که شماره ثبات مقصد از روی بیتهای ۱۱ تا ۱۵ تعیین شود. این دستور از نوع دستورات H-type است، پس خود دستور توسط واحد Control شناسایی می شود. واحد کنترل می تواند با تشخیص این دستور کد ۱۱ برای ALU Control ارسال کند تا ملال کد تا شیفت به چپ انجام شود. برای اجرای این دستور باید هر دو جدول ۱ و ۲ تغییر کند. ضمنا باید یک مالتی پلکسر دیگر هم به ورودی مقدار شیفت که در زمان اجرای این ShamtSrcl تولید می شود و نام دستور عدد ۱۶ را تولید کند. بیتی که این مالتی پلکسر را کنترل می کند در واحد ShamtSrcl تولید می شود و نام آن را ShamtSrcl می نامیم که اگر صفر باشد، مقدار شیفت از مالتی پلکسری می آید که با ShamtSrcl کنترل می شود و اگر یک باشد مقدار شیفت عدد ثابت ۱۶ است.

مقادیر نهایی دو جدول ۱ و ۲ در شکل زیر رسم شده است.

| opcode | ALUOp | Operation        | funct  | ALU function     | ALU control | ShamtSrc1 |
|--------|-------|------------------|--------|------------------|-------------|-----------|
| lw     | 00    | load word        | XXXXXX | add              | 0010        | X         |
| sw     | 00    | store word       | XXXXXX | add              | 0010        | X         |
| beq    | 01    | branch equal     | XXXXXX | subtract         | 0110        | X         |
|        |       | add              | 100000 | add              | 0010        | X         |
|        |       | subtract         | 100010 | subtract         | 0110        | X         |
|        |       | AND              | 100100 | AND              | 0000        | X         |
|        |       | OR               | 100101 | OR               | 0001        | X         |
| R-type | 10    | set-on-less-than | 101010 | set-on-less-than | 0111        | X         |
|        |       | sll              | 000000 | shift left       | XXXX        | 0         |
|        |       | srl              | 000010 | shift right      | YYYY        | 0         |
|        |       | sllv             | 000100 | shift left       | XXXX        | 1         |
|        |       | srlv             | 000110 | shift right      | YYYY        | 1         |
| I-type | 11    | lui              | XXXXXX | shift left       | XXXX        | X         |

| Input or Output | Signal Name | R-format | lw | sw | beq | j | lui |
|-----------------|-------------|----------|----|----|-----|---|-----|
|                 | Op5         | 0        | 1  | 1  | 0   | 0 | 0   |
|                 | Op4         | 0        | 0  | 0  | 0   | 0 | 0   |
| Immuto          | Op3         | 0        | 0  | 1  | 0   | 0 | 1   |
| Inputs          | Op2         | 0        | 0  | 0  | 1   | 0 | 1   |
|                 | Op1         | 0        | 1  | 1  | 0   | 1 | 1   |
|                 | Op0         | 0        | 1  | 1  | 0   | 0 | 1   |
|                 | RegDst      | 1        | 0  | X  | X   | X | 1   |
|                 | ALUSrc      | 0        | 1  | 1  | 0   | X | 0   |
|                 | MemtoReg    | 0        | 1  | X  | X   | X | 0   |
|                 | RegWrite    | 1        | 1  | 0  | 0   | 0 | 1   |
|                 | MemRead     | 0        | 1  | 0  | 0   | 0 | 0   |
| Outputs         | MemWrite    | 0        | 0  | 1  | 0   | 0 | 0   |
|                 | Branch      | 0        | 0  | 0  | 1   | X | 0   |
|                 | ALUOp1      | 1        | 0  | 0  | 0   | X | 1   |
|                 | ALUOp2      | 0        | 0  | 0  | 1   | X | 1   |
|                 | Jump        | 0        | 0  | 0  | 0   | 1 | 0   |
|                 | ShiftSrc2   | 0        | X  | X  | X   | X | 1   |



شکل ۱- بلوک دیاگرام مسیر داده و کنترل پردازنده ساده MIPS

جدول ۲- شرح ارتباط سیگنالهای واحد Control در شکل ۱

جدول ۱- شرح ارتباط سیگنالهای واحد ALU Control در شکل ۱

| Input or output | Signal name | R-format | 1w | SW | beq |
|-----------------|-------------|----------|----|----|-----|
| Inputs          | Op5         | 0        | 1  | 1  | 0   |
|                 | Op4         | 0        | 0  | 0  | 0   |
|                 | Op3         | 0        | 0  | 1  | 0   |
|                 | Op2         | 0        | 0  | 0  | 1   |
|                 | Op1         | 0        | 1  | 1  | 0   |
|                 | Op0         | 0        | 1  | 1  | 0   |
| Outputs         | RegDst      | 1        | 0  | Х  | Х   |
|                 | ALUSrc      | 0        | 1  | 1  | 0   |
|                 | MemtoReg    | 0        | 1  | Χ  | Х   |
|                 | RegWrite    | 1        | 1  | 0  | 0   |
|                 | MemRead     | 0        | 1  | 0  | 0   |
|                 | MemWrite    | 0        | 0  | 1  | 0   |
|                 | Branch      | .0       | 0  | 0  | 1   |
|                 | ALUOp1      | 1        | 0  | 0  | 0   |
|                 | ALUOp0      | 0        | 0  | 0  | 1   |

| Instruction opcode | ALUOp | Instruction operation | Funct field | Desired<br>ALU action | ALU control<br>input |
|--------------------|-------|-----------------------|-------------|-----------------------|----------------------|
| LW                 | 00    | load word             | XXXXXX      | add                   | 0010                 |
| SW                 | 00    | store word            | XXXXXX      | add                   | 0010                 |
| Branch equal       | 01    | branch equal          | XXXXXX      | subtract              | 0110                 |
| R-type             | 10    | add                   | 100000      | add                   | 0010                 |
| R-type             | 10    | subtract              | 100010      | subtract              | 0110                 |
| R-type             | 10    | AND                   | 100100      | AND                   | 0000                 |
| R-type             | 10    | OR                    | 100101      | OR                    | 0001                 |
| R-type             | 10    | set on less than      | 101010      | set on less than      | 0111                 |